142427562

Termékek

R5F100GEAFB#10

Rövid leírás:

Ultra alacsony energiafogyasztású technológia
· VDD = egyszeri tápfeszültség 1,6-5,5 V
· HALT mód
· STOP mód
· SNOOZE mód
RL78 CPU mag
· CISC architektúra 3 lépcsős csővezetékkel


Termék leírás

Termékcímkék

Jellemzők

Ultra alacsony energiafogyasztású technológia
VDD = egyszeri tápfeszültség 1,6-5,5 V
HALT mód
STOP mód
SNOOZE mód
RL78 CPU mag
CISC architektúra 3 lépcsős csővezetékkel
Minimális utasítás végrehajtási idő: Módosítható
nagy sebességről (0,03125 μs: @ 32 MHz működés
nagy sebességű on-chip oszcillátorral) az ultraalacsony sebességre
(30,5 μs: @ 32,768 kHz-es működés alrendszerrel
óra)
Címterület: 1 MB
Általános célú regiszterek: (8 bites regiszter × 8) × 4
bankok
Chip RAM: 2-32 KB
Kód flash memória
Kód flash memória: 16-512 KB
Blokkméret: 1 KB
Blokktörlés és -újraírás tilalma (biztonság
funkció)
A chipen belüli hibakereső funkció
Önprogramozás (boot swap funkcióval/vakupajzs
ablak funkció)

Adat flash memória

Adat flash memória: 4 KB - 8 KB
Háttérben történő működés (BGO): Utasítások lehetnek
a programmemóriából végrehajtva az újraírás közben
adat flash memória.
Újraírások száma: 1 000 000 alkalommal (TYP.)
Átírási feszültség: VDD = 1,8-5,5 V
Nagy sebességű chip oszcillátor
Válasszon a 32 MHz, 24 MHz, 16 MHz, 12 MHz, 8 MHz,
6 MHz, 4 MHz, 3 MHz, 2 MHz és 1 MHz
Nagy pontosság: +/- 1,0 % (VDD = 1,8-5,5 V, TA = -20
+85°C-ig)

Működési környezeti hőmérséklet

TA = -40 és +85°C között (A: Fogyasztói alkalmazások, D:
Ipari alkalmazások)
TA = -40 és +105°C között (G: Ipari alkalmazások)
Energiagazdálkodás és visszaállítás funkció
Chip-bekapcsolás-visszaállítás (POR) áramkör
On-chip feszültségérzékelő (LVD) (Válassza ki a megszakítást és
visszaállítás 14 szintről)
DMA (Direct Memory Access) vezérlő · 2/4 csatorna · Órajelek száma a 8/16 bites SFR és a belső RAM közötti átvitel során: 2 órajel szorzó és osztó/szorzóakkumulátor · 16 bit × 16 bit = 32 bit (előjel nélküli ill. előjeles) · 32 bit ÷ 32 bit = 32 bit (előjel nélküli) · 16 bit × 16 bit + 32 bit = 32 bit (előjel nélküli vagy aláírt) Soros interfész · CSI: 2–8 csatorna · UART/UART (LIN-busz támogatott) : 2-4 csatorna · I2C/Egyszerűsített I2C kommunikáció: 3-10 csatornás időzítő · 16 bites időzítő: 8-16 csatorna · 12 bites időzítő: 1 csatorna · Valós idejű óra: 1 csatorna (naptár 99 évre, ébresztő funkció és órajavító funkció) · Watchdog időzítő: 1 csatornás (a dedikált alacsony sebességű chip oszcillátorral működik) A/D konverter · 8/10 bites felbontású A/D konverter (VDD = 1,6-5,5 V) Analóg bemenet: 6-26 csatorna · Belső referenciafeszültség (1,45 V) és hőmérséklet-érzékelő Megjegyzés 1 I/O port ·I/O port: 16-120 (N-ch nyitott leeresztő I/O [6 V-os feszültség ellenállása]): 0-4, N-ch ophu leeresztő I/O [VDD ellenállási feszültség 2. megjegyzés/EVDD ellenállási feszültség 3. megjegyzés]: 5-től 25-ig) · Beállítható N-csatornás nyitott lefolyóra, TTL bemeneti pufferre és a chipen lévő felhúzó ellenállásra · Különböző potenciál interfész : Csatlakoztatható 1,8/2,5/3 V-os eszközhöz · Chip-billentyűs megszakítási funkció · Chip-beépített órakimenet/zümmögő kimenet vezérlő Egyéb · Chip BCD (bináris kódolású decimális) korrekciós áramkör Megjegyzések 1. Csak kiválasztható HS (nagy sebességű fő) módban 2. 20-52 tűs termékek 3. 64-128 tűs termékek


  • Előző:
  • Következő: