142427562

Termékek

AM3352BZCZA100

Rövid leírás:

– mDDR: 200 MHz órajel (400 MHz adatsebesség)
– DDR2: 266 MHz-es órajel (532 MHz-es adatsebesség)
– DDR3: 400 MHz-es órajel (800 MHz-es adatsebesség)
– DDR3L: 400 MHz-es órajel (800 MHz-es adatsebesség)
– 16 bites adatbusz
– 1 GB teljes címezhető terület


Termék leírás

Termékcímkék

Jellemzők

Akár 1 GHz-es Sitara™ ARM® Cortex®
-A8 32 bites RISC processzor
– NEON™ SIMD koprocesszor
– 32 KB L1 utasítás és 32 KB adatgyorsítótár egyetlen hibával

Érzékelés

– 256 KB L2 gyorsítótár hibajavító kóddal (ECC)
– 176 KB on-chip rendszerindító ROM
– 64 KB dedikált RAM
– Emuláció és hibakeresés – JTAG
– Megszakításvezérlő (akár 128 megszakítási kérelem)
Chip memória (megosztott L3 RAM)
– 64 KB általános célú on-chip memóriavezérlő (OCMC) RAM
– Minden mester számára elérhető
- Támogatja a megőrzést a gyors ébresztéshez
Külső memória interfészek (EMIF)
– mDDR(LPDDR), DDR2, DDR3, DDR3L

Vezérlő

– mDDR: 200 MHz órajel (400 MHz adatsebesség)
– DDR2: 266 MHz-es órajel (532 MHz-es adatsebesség)
– DDR3: 400 MHz-es órajel (800 MHz-es adatsebesség)
– DDR3L: 400 MHz-es órajel (800 MHz-es adatsebesség)
– 16 bites adatbusz
– 1 GB teljes címezhető terület
– Egy x16-os vagy két x8-as memóriaeszköz-konfigurációt támogat
– Általános célú memóriavezérlő (GPMC)
– Rugalmas 8 bites és 16 bites aszinkron memória interfész, akár hét lapkakiválasztással (NAND, NOR, Muxed-NOR, SRAM)
– BCH kódot használ a 4-, 8- vagy 16-bites ECC támogatására
– Hamming kódot használ az 1 bites ECC támogatására
– Hibakereső modul (ELM)
– A GPMC-vel együtt használják a BCH algoritmussal generált szindrómapolinomokból származó adathibák címeinek megkeresésére
– Támogatja a 4, 8 és 16 bites per 512 bájtos blokkhiba-helyszínt a BCH algoritmusok alapján
Programozható valós idejű egység alrendszer és ipari kommunikációs alrendszer (PRU-ICSS)
- Támogatja az olyan protokollokat, mint az EtherCAT®, PROFIBUS, PROFINET, EtherNet/IP™ és egyebek
- Két programozható valós idejű egység (PRU)
– 32 bites betöltési/tárolási RISC processzor, amely 200 MHz-en képes működni
– 8 KB utasítás RAM egyszeri hibaészleléssel (paritás)
– 8 KB adat RAM egyszeri hibaérzékeléssel (paritás)
– Egyciklusú 32 bites szorzó 64 bites akkumulátorral
– A továbbfejlesztett GPIO modul ShiftIn/Out támogatást és párhuzamos reteszelést biztosít a külső jelnél
– 12 KB megosztott RAM egy hibaérzékeléssel (paritás)
– Három 120 bájtos regiszterbank érhető el minden PRU által
– Megszakításvezérlő (INTC) a rendszerbemeneti események kezelésére
– Helyi összekötő busz a belső és külső masterek csatlakoztatásához a PRU-ICSS-en belüli erőforrásokhoz
– Perifériák a PRU-ICSS-ben:
- Egy UART port áramlásszabályozó tűkkel,
12 Mbps-ig támogatja
– One Enhanced Capture (eCAP) modul
– Két MII Ethernet port, amelyek támogatják az ipari működést
Ethernet, például az EtherCAT
– Egy MDIO port
Tápellátás, visszaállítás és órakezelés (PRCM) modul
– Szabályozza a készenléti és mélyalvó üzemmódok be- és kilépését
– Felelős az elalvás sorrendjéért, a teljesítménytartomány kikapcsolási sorrendjéért, az ébresztési sorrendért és a teljesítménytartomány bekapcsolási sorrendjéért
– Órák
– Integrált 15-35 MHz-es nagyfrekvenciás
Különféle rendszer- és perifériás órák referenciaóra létrehozására használt oszcillátor
- Támogatja az egyéni óra engedélyezését és letiltását
Alrendszerek és perifériák vezérlése
Csökkentett energiafogyasztás elősegítése
– Öt ADPLL rendszerórák generálásához
(MPU alrendszer, DDR interfész, USB és perifériák [MMC és SD, UART, SPI, I2C], L3, L4, Ethernet, GFX [SGX530], LCD pixel óra)


  • Előző:
  • Következő: